采用PLL技术的接收机射频前端的设计

时间:2014-02-27来源:网络

第一次下变频,采用性能指标稳定的SYM-25DHW 混频器,其插入损耗为9dB,三阶交调为30dBm。混频后采用的是高性能的SAW 滤波器,其具有体积小、抗电磁干扰性能好、频率选择性、温度稳定性能良好等突出优点。

为了满足系统对动态范围和灵敏度的要求,信号在通过LNA 后,设计了增益控制链路。该链路由驱动放大器和AGC 构成。通过后端的功率检测,当小功率信号接收下来时,通过改变AGC 的控制电压减小衰减量,当大功率信号接收下来时增加衰减值,以提高接收机的动态范围指标。如下图所示:

图2、AGC 电路原理图

3.2、接收机本振锁相环路的设计

图3、琐相环原理图

接收机通过混频实现射频变频到基带,而且采用的是超外差式结构的接收机,因此在本设计中我们需要设计两个本振源。系统设计要求本振信号频率精度和稳定度高,相位噪声小,所以选择锁相环实现本振生成。锁相环是一种建立在相位负反馈基础之上的闭环控制系统,对相位噪声和杂散具有很好的抑制作用,在电视,仪器,通信等领域得到了广泛的应用。该接收机本振设计我们采用ADI 公司的琐相环系列芯片做本振的设计,其可应用于无线射频通信系统,是性价比很高的电荷泵锁存芯片。

在设计中,通过编写程序由单片机实现提供给琐相环的CLOCK,DATA 和LE 信号,在频率合成器芯片内部完成参考晶振R 分频和压控振荡器N 分频相位的比较,并且转换成相应的线性电压后,经过3 阶环路滤波器滤出高频干扰信号后,得到一个稳定电压来控制压控振荡器的输出,最终的信号频率通过两个锁相芯片被分别锁定在第一和第二本振频率上。

图4、第二本振的琐相环入琐过程

从图4,第二本振的入锁过程我们可以看到琐相环的入锁时间在40us 左右,满足要求。采用单片机提供锁相的控制字的优点就在于:利于及时修改,便于操作。下面是本振的实际电路图,包括第一本振锁相芯片和第二本振锁相芯片,其共用一个10MHz 的晶振:

图5 实际的第一、第二本振电路图

1 2 3

关键词: PLL 射频前端 接收机 LNA 锁相环

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章

查看电脑版