TLC2543引脚图及引脚功能说明

  作者:dolphin 时间:2011-05-03

TLC2543有两种封装形式:DB、DW或N封装以及FN封装,这两种封装的引脚排列如图1,引脚说明见表1。

\

图1TLC2543的封装

引脚号

名称

I/O

说明

1~9,11,12

AIN0~AIN10

I

模拟量输入端。11路输入信号由内部多路器选通。对于4.1MHz的I/OCLOCK,驱动源阻抗必须小于或等于50Ω,而且用60pF电容来限制模拟输入电压的斜率

15

 ZH3.GIF (79 bytes)

I

片选端。在ZH3.GIF (79 bytes)端由高变低时,内部计数器复位。由低变高时,在设定时间内禁止DATAINPUT和I/O CLOCK

17

DATAINPUT

I

串行数据输入端。由4位的串行地址输入来选择模拟量输入通道

16

DATA OUT

O

A/D转换结果的三态串行输出端。ZH3.GIF (79 bytes)为高时处于高阻抗状态,ZH3.GIF (79 bytes)为低时处于激活状态

19

EOC

O

转换结束端。在最后的I/OCLOCK下降沿之后,EOC从高电平变为低电平并保持到转换完成和数据准备传输为止

10

GND

地。GND是内部电路的地回路端。除另有说明外,所有电压测量都相对GND而言

18

I/O CLOCK

I

输入/输出时钟端。I/OCLOCK接收串行输入信号并完成以下四个功能:(1)在I/O CLOCK的前8个上升沿,8位输入数据存入输入数据寄存器。(2)在I/OCLOCK的第4个下降沿,被选通的模拟输入电压开始向电容器充电,直到I/OCLOCK的最后一个下降沿为止。(3)将前一次转换数据的其余11位输出到DATA OUT端,在I/OCLOCK的下降沿时数据开始变化。(4)I/OCLOCK的最后一个下降沿,将转换的控制信号传送到内部状态控制位

14

REF+

I

正基准电压端。基准电压的正端(通常为Vcc)被加到REF+,最大的输入电压范围由加于本端与REF-端的电压差决定

13

REF-

I

负基准电压端。基准电压的低端(通常为地)被加到REF-

20

Vcc

电源

关键词: TLC2543 引脚 功能 说明

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关电路