借助差分接口改善射频收发器设计性能
ADL5372的输入电路需要0.5 V共模电压,由流经50 Ω电阻的10 mA直流电流提供。0 mA至20 mA交流电流由两个50 Ω电阻和一个100 Ω电阻共享。因此调制器输入的交流电压为20 mA × ((50 × 2) || 100) = 1 V p-p。TxDAC与调制器之间的滤波器用于去除高频杂散和谐波成分。滤波器的输入和输出阻抗为100 Ω。完整接口如图6所示。
图6.直流耦合发射机IF接口框图和滤波器仿真结果
采用50 Ω输出时,ADL5372的电压转换增益为0.2 dBm。使用13 dB PAR调制器信号时,平均功率必须至少减小15 dB,以便适应Tx数字预失真过程。ADL5372具有1 V p-p单音输入时,平均调制器输出功率为7.1 dBm – 2.9 dB = 4.2 dBm。如果考虑低通滤波器的2.2 dB插入损耗,平均输出功率为4.2 dBm – 2.2 dB = 2 dBm。这种状态下,调制器输出端平均输出功率为-10dBm。
为了保证发射链路提供11 dBm平均发射功率,Tx信号链内后端需要具有26 dBm 的P-1dB的PA驱动器。如果需要2 dB插入损耗的RF滤波器以抑制LO馈通和调制器边带输出,那么增益模块和PA驱动器必须提供23 dB的总增益。针对此应用,建议使用具有集成式增益模块、数字控制衰减器和PA驱动器的VGA ADL5243。
结束语
本文介绍了ZIF和超外差式接收机解调器、IF VGA、混频器和ADC模拟端口差分设计,以及TxDAC与FMOD之间的发射机差分接口,其中均使用ADI器件作为信号链有源部分。另外还提供了设计用于这些电路的应用滤波器的增益计算和仿真结果。本振差分接口设计以及其他相关设计详情请参阅以下参考文献。
加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW
或用微信扫描左侧二维码