基于DDC和DUC的大带宽DRFM设计与实现

时间:2013-04-24来源:网络

3.2 FPGA中Doppler模块的实现
多普勒调制原理
,还原I、Q两路在时域上的非对齐性,然后各自完成4倍的内插,实现数字上变频,其结构如图12所示。

s.JPG


该数字上变频在FPGA中的具体实现模块如图13所示。

t.JPG


3.4 系统在Modelsim中的仿真
将FPGA中的整个系统在Modelsim中进行仿真,结果如图14所示。

a.JPG


将图14得到的输出信号的离散的值导入到Matlab中,查看其频谱图,如图15所示。

b.JPG


如图15所示,输出信号频率为862.5 MHz,与图5仿真结果相同,由此得出,在FPGA中的整个DRFM系统实现的功能与理论上得到的结果一致,从而完成了DRFM系统的功能,达到了预期的效果。

4 结束语
随着超宽带高分辨率雷达在未来战场发挥的作用越来越大,对于超带宽雷达的干扰技术研究,将成为雷达对抗领域的重要研究方向。文中针对基于现代化软件无线电原理的数字下变频(DDC)和数字上变频(DUC)技术,对实现的DRFM系统进行了分析及系统仿真,得出的结论与预想结果吻合良好,证明了系统的可行性。

1 2 3

关键词: 设计 实现 DRFM 带宽 DDC DUC 基于

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章

查看电脑版