基于DDS+PLL技术的高频时钟发生器

时间:2012-08-30来源:网络
字电路又有模拟电路,模拟电路中又含有中频电路和高频线路。设计的数字电路要满足高速数字逻辑电路设计要求,模拟电路中要分别满足中低频电路和高频电路的不同特殊要求。针对系统对频率合成器频率、噪声、频率分辨率等各项性能的总体要求,在设计电路实践中,对电源和数字电路进行有效的去耦滤波,使用大面积接地、分开数字地与模拟地等方法都可以适当减小杂散。

  4 结语

  本文提出了一种新的频率发生器设计方案。DDS+PLL频率合成系统由于具有其他频率合成方法无法比拟的优点,近年来得到广泛的应用。基于DDS芯片AD9854的高精度频率信号发生器设计的时钟信号源,已经用于科研项目中。可以看到,当要求得到既有高的频率分辨率,又有较快的转换速度和较低噪声的高频甚至微波信号时,DDS+PLL技术就显现出了强大的生命力。

  参考文献

  1]KroupaVF.Phaseandamplitudedisturbancesindirectdigitalfrequencysynthesizer[J].IEEEInternatiONalfrequencycontrolsymposium,1997:975979

  2]张厥盛,郑继禹,万心平锁相技术[M].西安:西安电子科技大学出版社,1994

  3]白居宪低噪声频率合成[M].西安:西安交通大学出版社,1995
1 2

关键词: DDS PLL技术 高频时钟

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章

查看电脑版