一种数字射频存储器的设计

时间:2009-08-03来源:网络

(3)存储容量。每个TS101片内带有6 MbSRAM,4片TSl01共享SDRAM最高2 GB,另外有2~4 MB ZBTSRAM内存。信号处理单元系统结构如图3所示。

图4为频偏100MHz信号经过接收机变频、基带解调为I,Q信号,再经过数据采集量化、存储、光纤传输后。在光纤接口板上所测的各项性能指标。图中可以看到:A/D的SNR为37.2 dB,镜像抑制度为33.55 dB,A/D有效位数达6.12 b。上述指标证明了接收机及高速数据采集设计的正确性。

2.3 干扰波形(高速DAC)设计
干扰波形通过LINK口接收信号处理DSP板卡发送过来的基带I,Q数据.并用片外SRAM对数

1 2 3 4 5

关键词: 设计 存储器 射频 数字 DRFM FPGA

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章


用户评论

请文明上网,做现代文明人
验证码:
查看电脑版