解决串行接口中的信号完整性问题(05-100)

  作者:Tundra公司 时间:2009-02-20来源:电子产品世界

  布线层的变更、跳出路径设计不当和连接器选择不当也会造成信号中产生不匹配的人为干扰。串行RapidIO 接口的阻抗要求是100Ω差分。建议的构造方法是采用边缘耦合差分带状线(或称共面带状线),图3 显示的正是这种方法,图中同时提供了单端和差分阻抗的方程式。布线时应当最大限度地减少在不同层之间的转换。除了BGA 衬垫之外,通常每个路径最多允许两个通路。

  以下设计规则适用于所有的返回路径。

  -不要通过参考层的裂口传送受阻抗约束的信号。

  -不要在参考层上传送信号。

  -更改信号层不能强迫返回路径对参考层进行更改。如果必须对参考层进行更改,请从一个VSS 参考层更改到另一个VSS 参考层,并在尽可能接近信号通路的地方放置一个连接这两个层的通路。此规则同样也适用于从一个VCC 层到另一个VCC 层进行参考层更改。

  -不要通过通路反面衬垫或插槽反面衬垫发送信号。

  

 

 

  图3 建议的边缘耦合差分带状线配置,图中给出了单端阻抗Z0 和差分阻抗Zdiff 的方程式

  

 

 

  图4 Tsi568A串行RapidIO交换机接口的结构图

  16端口串行交换机

  Tundra Semiconductor 公司 Tsi568A是一种基于标准的高性能16 端口串行RapidIO交换机。RapidIO 是一种专为满足当前和未来嵌入式应用需要而设计的点对点分组交换互连协议,它能够在处理器、桥、远程内存或嵌入式应用中的数据层处理元素之间提供高速的串行互连。图4 显示了该设备的主要组件。

  最典型的应用是无线嵌入式通讯(节点B、无线网络控制器和媒体网关)。

  Tsi568A 专为实现最高的信号完整性标准而设计,它包含了低噪音逻辑核心和高性能倒装芯片BGA 封装等功能。

  结语

  只要遵循一些基本但是十分重要的设计原则,就能够在系统中使用高频率互连(例如RapidIO)而不会遇到传统的信号完整性不佳的问题。如果能够尽量缩短路径和信号通道,采用地层进行屏蔽,或是彼此之间能够保证物理隔离,并且能够仔细避免阻抗不匹配,那么便可以轻松获得良好的信号完整性。■

1 2

关键词: Tundra SI 串行

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章

查看电脑版